第一次得到 27E93 芯片

[复制链接]
查看5154 | 回复0 | 2011-5-25 23:58:22 | 显示全部楼层 |阅读模式
第一次得到 27E93 芯片:
前一段时间,发过一个帖子"让人眼前一亮的 27E93 " ,------- 经过努力,今天收到了SN 支持部门的 2 只样品芯片:

这是一个当前在 SN 芯片中 Flash ROM 空间达到 16K*16位 的较大空间芯片,足够抵得上 51 系列 24K*8位的芯片.
该芯片有专门区别使用场合的引脚配置配置有前后级供电和滤波引脚,还有专门配置了模拟电路的供电引脚.还有 4 个不能复用的专门 ADC 输入用途引脚,---------如果不能使用这么多路 ADC 输入,就只能考虑用于可能的输入,例如:AD 方式的按键,高电平/低电平检测等.再用不完只好就空闲着了!
该芯片属于 27E 系列,仅仅需要一只SN的嵌入式 ICE (SDA:Smart Development Adapter) 就可以解决硬件仿真和芯片写入的问题,是当前 SN 8 位单片机开发工具里最简单和最廉价而又最实用的工具! ------ 利用几只样品芯片和一只 Smart Development Adapter ,可以使用"替代法"完成多种 2XXX 芯片的前期仿真开发.
27E93 芯片引脚图: ---- 注释了一些引脚用途.

引脚功能说明:
PIN名称    类型     说明
VDD, VSS P:;供电输入脚数字电路.
VDD1, VSS1 P:;供电输入脚模拟电路.
VDD25 P:;SN8F27E90 系列(AC 场合): 供电2.5V 输入数字电路.
REGO  P:;SN8F27E90 系列(AC 场合): 调节器 2.5V 输出脚. SN8F27E90L 系列(DC 场合): 断开.
P0.0/INT0/ TC0 I/O:0.0:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.INT0: 外部中断 0 输入.TC0: TC0 事件计数器输入.
P0.1/INT1 I/O:0.1:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.INT1: 外部中断 1 输入.
P0.2/URX/SCL/SDI I/O:0.2:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.可编程 开漏结构.URX: UART 接收输入.SCL: MSP 时钟脚.SDI: SIO 数据输入.
P0.3/UTX/SDA/SDO I/O:0.3:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.可编程 开漏结构.UTX: UART 发送输出脚.SDA: MSP 数据脚.SDO: SIO 数据输出脚.
P0.4/SCK I/O:0.4:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.可编程 开漏结构.SCK: SIO 时钟脚.
P0.5/ PWM0 I/O:0.5:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.PWM0: PWM 0 输出脚.
P0.6/ XIN I/O:0.6:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.XIN: 振荡器输入 当外部振荡器使能 (晶体或 RC).
P0.7/ XOUT I/O:0.7:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.XOUT: 振荡器输出脚 当外部晶体使能.
P1.0/EICK I/O:1.0:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.EICK: 嵌入式 ICE 时钟脚.
P1.1/EIDA I/O:1.1:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.EIDA: 嵌入式 ICE 数据脚.
P1.2 I/O:;P1.2:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.
P1.3/ RST I/O:;P1.3:双向口.输入模式时是施密特触发内带上拉R.电平变化唤醒.RST:系统外部重置输入.施密特触发,“低电平”有效, 平时保持为“高”.
P4.0/AIN0 I/O:;P4.0:双向口.输入模式时是施密特触发内带上拉R.AIN0: ADC 通道 0 输入.
P4.1/AIN1 I/O:;P4.1:双向口.输入模式时是施密特触发内带上拉R.AIN1: ADC 通道 1 输入.
AIN2/3/4/5 I:;AIN2:5: ADC 通道 2:5 输入.
;************************************************************
仅供参考!

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

x
您需要登录后才可以回帖 登录 | 注册

本版积分规则